上海:021-51875830 北京:010-51292078
南京:4008699035 西安:029-86699670
武汉:027-50767718 成都:4008699035
深圳:4008699035 广州:4008699035

课程表 联系我 在线聊 报名 付款 我们 QQ聊 切换宽屏
嵌入式OS--4G手机操作系统
嵌入式硬件设计
Altium Designer Layout高速硬件设计
开发语言/数据库/软硬件测试
芯片设计/大规模集成电路VLSI
其他类
 
  Cadence Incisive设计验证平台培训
   入学要求

        学员学习本课程应具备下列基础知识:
        ◆ 电路系统的基本概念。

   班级规模及环境--热线:4008699035 手机:15921673576( 微信同号)
       坚持小班授课,为保证培训效果,增加互动环节,每期人数限3到5人。
   上课时间和地点
上课地点:【上海】:同济大学(沪西)/新城金郡商务楼(11号线白银路站) 【深圳分部】:电影大厦(地铁一号线大剧院站)/深圳大学成教院 【北京分部】:北京中山学院/福鑫大楼 【南京分部】:金港大厦(和燕路) 【武汉分部】:佳源大厦(高新二路) 【成都分部】:领馆区1号(中和大道) 【沈阳分部】:沈阳理工大学/六宅臻品 【郑州分部】:郑州大学/锦华大厦 【石家庄分部】:河北科技大学/瑞景大厦 【广州分部】:广粮大厦 【西安分部】:协同大厦
最近开课时间(周末班/连续班/晚班)
Cadence Incisive设计验证平台培训:2021年3月8日(欢迎垂询,视培训质量为生命!)
   实验设备
     ☆资深工程师授课

        ◆外地学员:代理安排食宿(需提前预定)
        ☆注重质量
        ☆边讲边练

        ☆合格学员免费推荐工作

        ☆合格学员免费颁发相关工程师等资格证书,提升您的职业资质

        专注高端培训15年,曙海提供的证书得到本行业的广泛认可,学员的能力
        得到大家的认同,受到用人单位的广泛赞誉。

        ★实验设备请点击这儿查看★
   最新优惠
       ◆在读学生凭学生证,可优惠500元。
   质量保障

        1、培训过程中,如有部分内容理解不透或消化不好,可免费在以后培训班中重听;
        2、培训结束后免费提供半年的技术支持,充分保证培训后出效果;
        3、培训合格学员可享受免费推荐就业机会。

  Cadence Incisive设计验证平台培训
培训方式以讲课和实验穿插进行

课程描述:

?

课程介绍:

????此课程展现了Incisive设计和验证平台的从行为级,RTL级到门级的完整的设计验证流程,本课程主要是针对具有集成电路设计和验证基本知识的设计或验证工程师而准备。通过本课程的培训使用户对Cadence的验证方法和工具使用有一个全面、整体概念,用户在实际工作中能根据所掌握的概念和方法,应用先进的验证方法提高集成电路的验证效率和质量。

?

Incisive??设计验证平台介绍:

????要获得今天的复杂集成电路功能验证所需的速度和效率要求我们采用一体化的验证方法。Cadence Incisive平台适用于从系统设计到系统内设计的所有设计验证领域 – 嵌入式软件、控制、数据通路、模拟/数字混合信号。

Incisive平台是世界上首个单内核验证平台,Incisive单内核架构支持Verilog, VHDL, SystemVerilog, SystemC, SCV(SystemC Verification), PSL/Sugar,算法开发和模拟/数字混合信号验证。它采用了通用的用户界面和调试环境,支持全事务级的验证,一体化测试方法,按需加速。Incisive平台提供业界最快速,最高效的验证方法。

?

课程目标:

After completing this course, you should be able to:

■?Briefly describe Incisive simulation

■?Set up your environment for Incisive simulation

■?Compile, elaborate, and simulate your design and testbench

■?Debug your design with the textual and graphical interfaces

■?Incorporate components of “foreign” languages in your simulation

■?Annotate SDF timing data to the HDL portions of your design

■?Incorporate C and C++ applications into your simulation

??

课程安排:

Unit 1

Time Topic

09:30-09:45??Introduction & agenda

09:45-10:00??Incisive simulation overview

10:00-10:30??Setting up the simulation environment

10:30-12:00??Compiling your design

12:00-13:30??LUNCH

13:30-02:15??Elaborating your design

02:15-03:45??Simulating your design

03:45-05:00??Debugging with the textual interface

?

Unit 2

Time Topic

09:30-10:00??Debugging with the textual interface

10:00-11:15??Debugging with the graphical interface

11:15-12:45??Simulating mixed-language designs

12:45-01:45??LUNCH

01:45-02:00??Introducing simulator utilities

02:00-03:30??[optional] Annotating SDF timing

03:30-05:00??[optional] Linking user applications